搜尋

 

HSMC 軟排是設計來連結 NEEK 升級套件以及 Cyclone III Starter Kit ,以方便將這兩個 HSMC 介面的板卡組裝成為磚塊式的專用連接排線。

  • Bundled with Terasic Starter Platform for OpenVINO™ Toolkit and Intel IoT Dev. Kit (UP2)
  • Use FPGA as OpenVINO hardware acceleration engine and provide pre-compiled FPGA bitstream
  • Ideal coding environment for OpenVINO developer as standalone system

已連續八年由友晶科技及 Altera 公司主辦,安捷倫科技,矽成積體電路,淩力爾特公司,及立法委員李復興辦公室協辦的「亞洲創新設計大賽」,9/24在台北南港展覽館熱烈登場!本屆比賽共吸引全台大學院校近一百隊報名參賽,學生們利用 Terasic 的 DE2 開發平台做為基礎,創造出精彩作品!這場 FPGA 設計比賽邀請到不少重要頒獎嘉賓,包含經濟部技術處吳明機處長、工研院產業服務中心徐紹中主任、代表教育部高教司的梁學政專委以及李復興立委都蒞臨會場;評審陣容除了來自友晶科技研發團隊,還包含全球最大 FPGA 公司 Altera (亞爾特拉公司),首屈一指的量測公司 Agilent (安捷倫科技),高效能記憶體公司 ISSI (矽成積體電路),電源 IC 大廠 Linear (淩力爾特公司),及工研院專家,請到各界人士一同共襄盛舉!此外,今年主辦單位還新增了「人氣王」獎項,鼓勵學生們主動地爭取來賓的青睞!

友晶科技Altera大學計畫,2014年SoC開發套件暨嵌入式設計培訓計畫,於友晶新竹總部展開四個梯次,分別於6/6、6/12、6/20、6/23圓滿結束。本次培訓計畫由友晶科技資深研發團隊合力打造,除介紹SoC之核心技術外,現場並提供DE1-SoC 開發板做為實作平台。透過循序式的實作課程設計,搭配資深研發經理群於現場擔任助教的輔助,目的便是讓每位學員在實作過程中,完整學習SoC的開發流程。

友晶科技ALTERA大學計劃,2014聯合實驗室教師SoC Qsys培訓計劃,於4/11正式於武漢展開為期兩天的研習課程。本次研習課程由Altera及友晶科技資深研發經理群合力打造,除介紹Qsys和SoCEDS模組之核心技術外,並以 DE1-SoC   開發板做為實作平台。透過循序式的實作課程設計,搭配現場資深研發工程師群的親自指導,務必讓每位教師學員於實作過程中,獲取完整的SoC開發進程。本培訓計畫,期以提升教師學員的實作能力,協助開展SoC FPGA的教學,讓FPGA教育及人才培養更為紮實。

  • Cyclone IV EP4CE115 with ~114,480 LEs
  • 2 Gigabit Ethernet Ports, HSMC connector
  • 128MB SDRAM, 2MB SRAM, 8MB Flash

2015年5月21日,第一屆5G演算法創新大賽啟動儀式於西安電子科技大學舉行。此大賽為2015亞洲創新大賽之5G專題競賽,是由Altera、西安電子科技大學(Xidian University)及友晶創新(Terasic)主辦,華為(Huawei)、英特爾(Intel)及展訊(Spreadtrum)等公司贊助。本大賽是業界首個針對未來最先進之無線通信技術舉辦之大學競賽,希望增強學術界與業界技術領導廠商之互動與交流,透過創新與人才,促進5G產業的發展。

We will conduct due diligence with our suppliers with regard to the origin of the metals that are used in Terasic products consistent with the OECD Due Diligence Guidance for Responsible Supply Chain of Minerals from Conflict-Affected and High-Risk Areas.

Terasic Technologies Inc., the leading provider of state-of-the-art FPGA prototyping systems, announced that Altera Corporation once again awarded Terasic the Supplier Excellence Award for outstanding partnership and support during 2009. Terasic Technologies received this award twice in 2006 and 2008. The 2009 Supplier Excellence Award is the third time that Terasic is awarded. Altera Corporation (NASDAQ:ALTR), the world's pioneer in system-on-a-programmable chip (SOPC) solutions, provides high-value programmable solutions. Terasic Technologies is a highly recognized Altera partner in FPGA platform designing and manufacturing. 

由美商 Altera 公司、台灣友晶創新 (Terasic) 及國立臺北科技大學聯手打造的
「EDA / SOPC 聯合實驗室」,於 104 年 12 月 14 日舉行簽約暨揭幕儀式。

  • 可重複充電式電池
  • 2 小時內完成充滿電
  • 在持續操作 Spider 的情況下,電池每次充電後可維持約 30 分鐘(實際的使用時間須視使用狀況而定)。

Terasic DE5-Net board now officially supports the OpenCL Computing Language (OpenCL tm) programming model. Experience the incredible performance boost using our most powerful solution!

為説明工業網路設計人員縮短開發時間,Altera公司(NASDAQ:ALTR)今天宣佈,拓展其工業網路合作夥伴 計畫(INPP),包括了由Terasic提供的工業網路新套件(INK)。透過方便的altera.com線上網站,設計人員現在可以同時使用套件和 Altera的合作夥伴工業矽智財(IP)。設計人員可以選擇適用於其系統的工業網路IP,開始充滿信心的進行設計,並瞭解到所列出的所有IP合作夥伴, 都能夠提供成熟可靠的解決方案和評估套件,這些方案含有採用了Altera Cyclone® IV E FPGA的Terasic工業網路套件。 Altera INPP與INK的組合為嵌入式工業設計提供通用的開發平臺,進一步縮短了開發時間。

Terasic’s SoC FMC Daughter Card is an extension and evaluation platform that provides cost-effective extension opportunity and effortless prototyping/evaluation for our clients’ to simplify the system design.

Terasic DE5-Net board and  DE1-SoC board now officially support the OpenCL Computing Language (OpenCL tm) programming model. Experience the incredible performance boost using our most powerful solution!

  The DE10-Pro 2-slot passive heatheak allows users to purchase and change to DE10-Pro board to provide better heat dissipation.