搜寻

  • Altera Stratix® V GX FPGA (5SGXEA7N2F45C2)
  • 32MB SRAM (ISSI QUADP for DE5-Net 450,  GSI SigmaQuad-II+ for DE5-Net 550, Cypress QDRII+ for DE5-Net 500)
  • Up to 8GB DDR3 800 MHz SO-DIMM SDRAM

  • Altera Arria 10 GX FPGA (10AX115N2F45E1SG)
  • 4 QSFP+ 连接器和 PCI Express (PCIe) x8 边缘连接器 (提供 Windows PCIe 驱动)
  • 2 个独立 DDR3 SODIMM 插槽和 4 颗独立 550MHz QDRII+ SRAM

  • Altera Arria 10 GX FPGA (10AX115N2F45E1SG)
  • Four QSFP+ connectors and one PCI Express (PCIe) x8 edge connector
  • Two independent DDR4 SODIMM socket and four independent 550MHz QDRII+ SRAMs

由 Altera 和友晶科技连续举办 10 年的『亚洲创新设计大赛』,不仅是亚太区最顶尖的 FPGA 设计竞赛,更是理工学生视为最高荣誉的竞技场。今年『亚洲创新设计大赛』将与『亚太FPG​​A 应用工程期刊』的征稿竞赛合并举办,总奖项高达人民币一百万元,即日起至 5 月 24 日止开放线上报名。参加大赛的队伍将有机会获得首奖奖金 $1,000 美元,以及价值高达 $8,000 美元,搭载 Altera 最新 Stratix V FPGA 的 DE5-Net 开发板,同时作品的技术文稿也有机会再获得期刊奖项,邀请各大专院校理工系所的教授与学生一同来展现创意,实现梦想。

由 Altera 和友晶科技连续举办 11 年的「亚洲创新设计大赛」,不仅是亚太区最顶尖的 FPGA 设计竞赛,更是理工学生视为最高荣誉的竞技场。今年总奖项高达美金十万元,参加大赛的队伍将有机会获得首奖奖金 $1,000 美元,以及价值高达 $8,000 美元,搭载 Altera 最新 Stratix V FPGA 的 DE5-Net 开发板 ,作品的技术文稿也将刊登於「亚太FPGA应用工程期刊」及全球线上资料库,创造全球曝光的机会!

友晶在此很高兴向各位正式宣布,DE5-Net 高阶开发版已获得 Altera 官方认证,可在此 FPGA 板上实现 OpenCL 规范的设计!

麻州大学爱姆赫斯特分校(University of Massachusetts Amherst)近日宣布已经成功将 NetFPGA 计画 实践在 DE5-Net Stratix V FPGA 高阶开发平台上。

Terasic DE5-Net board and  DE1-SoC board now officially support the OpenCL Computing Language (OpenCL tm) programming model. Experience the incredible performance boost using our most powerful solution!

Terasic DE5-Net board now officially supports the OpenCL Computing Language (OpenCL tm) programming model. Experience the incredible performance boost using our most powerful solution!

Altera为了让使用者充分运用FPGA之灵活性,并且帮助实现在各种应用上的客制化硬件架构,提供了参考平台的资源;此参考平台同时包含了硬件层及软件层的设计参考。