Documents
標題 | 版本 | 大小 | 日期 | 下載 |
---|---|---|---|---|
TR5 User Manual | 1.0.7 | 9,063(KB) | 2020-04-20 |
BSP(Board Support Package) for Altera SDK OpenCL 16.1
標題 | 版本 | 大小 | 日期 | 下載 |
---|---|---|---|---|
TR5 OpenCL BSP for Windows | 1.1 | 2017-05-25 | ||
OpenCL User Manual | 1.1 | 2,211(KB) | 2017-04-18 | |
TR5 OpenCL BSP for Linux | 1.1 | 2017-04-18 |
CD-ROM
標題 | 版本 | 大小 | 日期 | 下載 |
---|---|---|---|---|
TR5 CD-ROM for A7 device | 1.2.3 | 2020-04-20 | ||
TR5 CD-ROM for AB device | 1.1.1 | 2017-12-05 |
友晶創新所發表之範例程式碼,基於免費分享之原則,不提供任何形式的講解或修改。如需進一步範例程式碼講解或修改的協助,我們將轉至「設計服務部門」評估。
本授權條款允許使用者於使用所有友晶及 Intel 開發板時,得以重製、散布、傳輸以及修改友晶創新提供的原始碼,但不得為商業目的之使用。使用時必須於引用處表彰友晶創新 (Terasic Inc.) 之商號。
TR5 Tools
這套強力的工具能幫使用者建立自己的專屬 Quartus II 專案。透過 TR5 System Builder 能自動的產生頂層檔,管腳分配以 I/O standard 的設定。使用者還可以選取現有可連接在 TR5 上的各種子卡。讓 System Builder 快速的幫你產生對應 FMC 介面的管腳定義。加速使用者完成專案的時間。
TR5 Reference Designs
- Breathing LEDs
- Configuration for External Clock Generator
- Flash, SSRAM and SD Card Test Code based on Nios II
- Fan Control and Temperature Monitor
- Communication with Host PC through UART-to-USB
- Parallel Flash Loader
- DDR3 Nios II Read/Write Loopback Test
- DDR3 HDL Read/Write Test
- Loopback Test for FPGA Mezzanine Card (FMC) Connector
- PCI Express Fundamental Communication
- PCI Express Image Processing Application